Show simple item record

dc.creatorPeralta,José
dc.creatorPeretti,Gabriela
dc.creatorRomero,Eduardo
dc.creatorMarqués,Carlos
dc.date2007-08-01
dc.date.accessioned2019-04-24T21:27:35Z
dc.date.available2019-04-24T21:27:35Z
dc.identifierhttps://scielo.conicyt.cl/scielo.php?script=sci_arttext&pid=S0718-33052007000200002
dc.identifier.urihttp://revistaschilenas.uchile.cl/handle/2250/58329
dc.descriptionEn este trabajo se evalúa la capacidad de la estrategia de test denominada Método de Análisis de Transitorio para la detección de fallas paramétricas . Estas fallas son definidas como violaciones en las especificaciones de un circuito debido a desviaciones estadísticas en los componentes. Consecuentemente, el circuito es declarado como defectuoso si al menos una de las especificaciones está más allá de los límites tolerables. Un filtro de segundo orden se adopta como caso de estudio para la realización de las evaluaciones propuestas. Las especificaciones son establecidas sobre los parámetros de desempeño y los atributos de test son el tiempo de pico y la sobre elongación de la respuesta transitoria. Para determinar la calidad del test , son generadas 8 poblaciones de 1.000 individuos. Cada individuo es obtenido asignando un valor aleatorio para sus componentes. Las poblaciones son obtenidas mediante el incremento de la variabilidad de los componentes, desde 3% hasta 10% en pasos de 1%. La evaluación concurrente de las especificaciones y de los parámetros de test permite establecer las métricas utilizadas para calificar al test. Los resultados de simulación permiten concluir que mediante la medición de los atributos de test propuestos es posible lograr un alto número de buenas decisiones de test . Adicionalmente, es posible observar que la capacidad de detección de circuitos buenos es también elevada. A pesar de estos hechos, el número de circuitos defectuosos que pasan el test podría ser inaceptable para aplicaciones que demanden una alta cobertura de fallas.
dc.formattext/html
dc.languagees
dc.publisherUniversidad de Tarapacá.
dc.relation10.4067/S0718-33052007000200002
dc.rightsinfo:eu-repo/semantics/openAccess
dc.sourceIngeniare. Revista chilena de ingeniería v.15 n.2 2007
dc.subjectTest de circuitos analógicos
dc.subjectmétodo de análisis transitorio
dc.subjectdetección de fallas paramétricas
dc.subjectdetección de fallas de desviación
dc.titleCAPACIDAD DEL TEST BASADO EN ANÁLISIS DE TRANSITORIO PARA DETECTAR FALLAS PARAMÉTRICAS


This item appears in the following Collection(s)

Show simple item record